i486一瞥

Author: Date: 1990-12-10

        Intel公司的i486处理器由一个主处理器,一个数字协处理器和一个8K字节的高速缓存控制器组成,而这三部分以前是相互独立的。主处理器的系统结构与386的类似,数字协处理器与80387DX芯片兼容。
        i486的指令集是借助于RISC(精简指令集计算机)的思想,将386的指令集改造而得,并和早期的80××6软件向下兼容。i486芯片上集成了1,200,000个晶体管,是386芯片的四倍多。RAM高速缓存的目的,是减少处理器在进行重复数据检索时的等待状态数。当CPU有数据请求时,首先在i486的8K内部RAM中查找,静态高速缓存RAM能在25ns(1ns=10^-9秒)作出反应,而动态RAM则需70至100ns。i486还可以一种爆发方式,在一个时钟周期内传输32位数据__速度是386的两倍。
        由于采用一种改进的接口,以及处理器元件间的距离缩短,这种集成式的、具有浮点处理能力的i486芯片,比采用386芯片和一块分立的80387协处理器芯片的性能更佳。